Universidad de Jaén

Menú local


Universidad de Jaén
Guía Docente
13113013-Sistemas digitales
Curso Académico 2025-26
FICHA IDENTIFICATIVA
Datos de la asignatura:
Código:
13113013
Nombre:
Sistemas digitales
Centro:
ESCUELA POLITÉCNICA SUPERIOR (JAÉN)
Titulación:
Grado en Ingeniería electrónica industrial
Curso:
4
Cuatrimestre:
SEGUNDO CUATRIMESTRE
Tipo:
Optativa
Idioma de impartición:
Español
Nivel PATIE:
-
Temporalidad:
-
Plataforma de teleformación:
Modalidad de impartición:
Presencial
Información adicional (PROF)
-




PROFESORADO

COORDINACIÓN
Nombre:
CASANOVA PELÁEZ, PEDRO JOSÉ
Departamento:
U133 - ING. ELECTRÓNICA Y AUTOMATICA
Área:
785 - TECNOLOGÍA ELECTRÓNICA
Categoría:
TITULAR DE UNIVERSIDAD
Despacho:
A3 - 424
Correo-e:
casanova@ujaen.es
Teléfono:
953212805

EQUIPO DOCENTE




RESUMEN
Conocimientos previos y recomendaciones
-
Breve resumen de la asignatura (según memoria RUCT)
-
Prerrequisitos
-




COMPETENCIAS / RESULTADOS DEL PROCESO DE FORMACIÓN Y APRENDIZAJE
-




DESCRIPCIÓN DE CONTENIDOS
Teoría

Tema 0: Introducción.

Evolución tecnológica del hardware digital. Introducción a los sistemas digitales complejos.

Tema 1: Dispositivos lógicos programables.

Descripción de dispositivos lógicos programables simples (ROM, PAL, PLA) y complejos (CPLD y FPGA). Tecnologías y evolución.

Tema 2: Diseño de sistemas digitales con FPGA: lenguajes HDL.

Lenguaje VHDL. Desarrollo de aplicaciones en FPGA mediante VHDL.

Tema 3: Diseño digital mediante lógica de transferencia de registros.

Elementos para el diseño RTL. Camino de datos y de control.

Tema 4: Procesadores programables.

Arquitecturas. Descripción a nivel RTL de un procesador. Lenguaje ensamblador. Microprocesadores y microcontroladores.

Tema 5: Arquitectura AVR.

Descripción del microcontrolador ATMEGA 328: arquitectura, memoria, dispositivos de E/S y juego de instrucciones.

Práctica

Bloque 1: Programación de FPGA mediante VHDL.

Desarrollo de diversas aplicaciones digitales mediante FPGA programando en lenguaje VHDL.

Bloque 2: Programación en ensamblador.

Programación en lenguaje ensamblador de un procesador diseñado mediante VHDL trabajando en una FPGA.

Bloque 3: Programación en ensamblador del ATMEGA 328.

Programación en ensamblador del microcontrolador ATMEGA 328 contenido en la placa Arduino UNO. Realización de ejercicios utilizando los dispositivos de E/S disponibles (Puertos, temporizadores, conversores AD, etc.)





METODOLOGÍAS DOCENTES Y ACTIVIDADES FORMATIVAS
Información adicional
-
Metodologías docentes

La parte teórica de la asignatura se desarrolla mediante clases expositivas en gran grupo incluyendo tanto la exposición de los temas teóricos como el desarrollo de ejemplos y problemas. La parte práctica de la asignatura se desarrolla mediante la realización de prácticas de laboratorio en grupos reducidos incluyendo diseño, análisis, simulación, montaje y prueba de circuitos digitales. En las tutorías se resolverán dudas de carácter general.

Actividades formativas
ACTIVIDADES HORAS PRESEN­CIALES HORAS TRABAJO AUTÓ­NOMO TOTAL HORAS CRÉDITOS ECTS COMPETENCIAS (códigos)

A1 - Clases expositivas en gran grupo

M1 - Clases magistrales

M2 - Exposición de teoría y ejemplos generales

30.0 45.0 75.0 3.0

CB2R

CB3R

CB4R

CB5R

CEX3

CEX5

CT2

CT4

A2R - Clases en pequeño grupo

M10R - Aulas de informática

M6R - Actividades practicas

M9R - Laboratorios

25.0 37.5 62.5 2.5

CEX3

CEX5

CT2

CT4

A3 - Tutorías colectivas/individuales

M17 - Aclaración de dudas

5.0 7.5 12.5 0.5

CEX3

TOTALES: 60.0 90.0 150.0 6.0  

 





SISTEMAS DE EVALUACIÓN
Sistemas de evaluación (específico)
ASPECTO CRITERIOS INSTRUMENTO PESO
Asistencia y/o participación en actividades presenciales y/o virtuales -Participación activa en clase y en laboratorio. -Participación en tutorías grupales e individuales. Observación y notas del profesor 10.0%
Conceptos teóricos de la materia -Dominio de los conocimientos teóricos y operativos de la materia. Examen sobre aspectos teóricos y prácticos incluyendo la resoluciónde problemas 40.0%
Realización de trabajos, casos o ejercicios -Diseño y programación de sistemas digitales. -Entrega de documentación y programas realizados -Realización de prácticas periodicas. -Evaluación de documentación y programas. Examen práctico 50.0%

El sistema de calificación se regirá por lo establecido en el RD 1125/2003 de 5 de septiembre por el que se establece el sistema europeo de créditos y el sistema de calificaciones en la titulaciones universitarias de carácter oficial

INFORMACIÓN DETALLADA:

En la asignatura se valorarán los siguientes aspectos:

  1. Realización de ejercicios (problemas propuestos) que representa el 40% de la calificación final.
  2. Realización de ejercicios prácticos (prácticas de laboratorio) que representa el 25% de la calificación final.
  3. Realización y presentación oral y escrita de un trabajo práctico original que representa el 25% de la calificación final
  4. Asistencia activa a clase que representa el 10% de la calificación final

Para superar la asignatura hay que:

1.- Obtener al menos un 5 sobre 10 en el aspecto 1.

2.- Obtener al menos un 5 sobre 10 entre los aspectos 2 y 3.

3.- Asistir al menos al 80% de las clases teóricas y prácticas.

4.- Como situación excepcional, en caso de no superar la asignatura mediante los apartados anteriores o en convocatorias extraordinarias, se deberá superar un examen con contenidos tanto teóricos como prácticos.

Calificación  final de la asignatura:   La nota final de la asignatura será la media ponderada al peso correspondiente de las calificaciones obtenidas en los aspectos de los apartados 1, 2 y 3.

Con estos criterios se pretenden evaluar los resultados de aprendizaje 1, 2, 3, 4, 5, 6, 7, 8 y 9, dentro de las competencias de la asignatura (CB2R, CB3R, CB4R, CB5R, CEX3, CEX5, CT2 y CT4).

Sistemas de evaluación (general)
-




BIBLIOGRAFÍA
Bibliografía
  1. Vhdl For Logic Synthesis . Autor: Rushton, Andrew.. Editorial: Wiley.


  2. Some Assembly Required : Assembly Language Programming With The Avr Microcontroller . Autor: Margush, Timothy S. Editorial: CRC Press, an imprint of Taylor and Francis.


  3. Rtl Hardware Design Using Vhdl Coding For Efficiency, Portability, And Scalability . Autor: Chu, Pong P.. Editorial: Wiley-Interscience.


  4. Make : Avr Programming . Autor: Williams, Elliot.. Editorial: Maker Media.


  5. Fpga Design : Best Practices For Team-Based Design . Autor: Simpson, Philip.. Editorial: Springer.


  6. Design Recipes For Fpgas : Using Verilog And Vhdl . Autor: Wilson, Peter R.. Editorial: Newnes.


  7. Fpga Prototyping By Vhdl Examples : Xilinx Spartan-3 Version . Autor: Chu, Pong P.. Editorial: Wiley-Interscience.




OBJETIVOS DE DESARROLLO SOSTENIBLE
Objetivo 4: Educación de calidad.
Información adicional
Se persigue la meta 4.4: aumentar considerablemente el número de jóvenes y adultos que tienen las competencias necesarias, en particular técnicas y profesionales, para acceder al empleo, el trabajo decente y el emprendimiento.




CLÁUSULAS
Cláusula de protección de datos para grabación de clases

Responsable del tratamiento: Universidad de Jaén, Paraje Las Lagunillas, s/n; Tel.953 212121; www.ujaen.es

Delegado de Protección de Datos (DPO): TELEFÓNICA, S.A.U. ; Email: dpo@ujaen.es

Finalidad del tratamiento: Gestionar la adecuada grabación de las sesiones docentes con el objetivo de hacer posible la enseñanza en un escenario de docencia multimodal y/o no presencial.

Plazo de conservación: Las imágenes serán conservadas durante los plazos legalmente previstos en la normativa vigente.

Legitimación: Los datos son tratados en base al cumplimiento de obligaciones legales (Ley Orgánica 6/2001, de 21 de diciembre, de Universidades) y el consentimiento otorgado mediante la marcación de la casilla habilitada a tal efecto.

Destinatarios de los datos (cesiones o transferencias): Toda aquella persona que vaya a acceder a las diferentes modalidades de enseñanza.

Derechos: Ud. podrá ejercitar los derechos de Acceso, Rectificación, Cancelación, Portabilidad, Limitación del tratamiento, Supresión o, en su caso, Oposición. Para ejercitar los derechos deberá presentar un escrito en la dirección arriba señalada dirigido al Servicio de Información, Registro y Administración Electrónica de la Universidad de Jaén, o bien, mediante correo electrónico a la dirección de correo electrónico. Deberá especificar cuál de estos derechos solicita sea satisfecho y, a su vez, deberá acompañarse de la fotocopia del DNI o documento identificativo equivalente. En caso de que actuara mediante representante, legal o voluntario, deberá aportar también documento que acredite la representación y documento identificativo del mismo. Asimismo, en caso de considerar vulnerado su derecho a la protección de datos personales, podrá interponer una reclamación ante el Consejo de Transparencia y Protección de Datos de Andalucía www.ctpdandalucia.es

Cláusula de protección de datos para evaluación on-line

Responsable del tratamiento: Universidad de Jaén, Campus Las Lagunillas, s/n, 23071 Jaén

Delegado de Protección de Datos:dpo@ujaen.es

Finalidad: Conforme a la Ley de Universidades y demás legislación estatal y autonómica vigente, realizar los exámenes correspondientes a las asignaturas en las que el alumno o alumna se encuentre matriculado. Con el fin de evitar fraudes en la realización del mismo, el examen se realizará en la modalidad de video llamada, pudiendo el personal de la Universidad de Jaén contrastar la imagen de la persona que está realizando la prueba de evaluación con los archivos fotográficos del alumno en el momento de la matrícula. Igualmente, con la finalidad de dotar a la prueba de evaluación de contenido probatorio de cara a revisiones o impugnaciones de la misma, de acuerdo con la normativa vigente, la prueba de evaluación será grabada.

Legitimación: cumplimiento de obligaciones legales (Ley de Universidades) y demás normativa estatal y autonómica vigente.

Destinatarios: prestadores de servicios titulares de las plataformas en las que se realicen las pruebas con los que la Universidad de Jaén tiene suscritos los correspondientes contratos de acceso a datos.

Plazos de conservación: los establecidos en la normativa aplicable. En el supuesto en concreto de las grabaciones de los exámenes, mientras no estén cerradas las actas definitivas y la prueba de evaluación pueda ser revisada o impugnada.

Derechos: puede ejercitar sus derechos de acceso, rectificación, cancelación, oposición, supresión, limitación y portabilidad remitiendo un escrito a la dirección postal o electrónica indicada anteriormente. En el supuesto que considere que sus derechos han sido vulnerados, puede presentar una reclamación ante el Consejo de Transparencia y Protección de Datos de Andalucía www.ctpdandalucia.es